Descrición
A familia MachXO2 de PLDs non volátiles de potencia ultra baixa, aceso instantáneo, ten seis dispositivos con densidades que van de 256 a 6864 Táboas de consulta (LUT).Ademais da lóxica programable baseada en LUT e de baixo custo, estes dispositivos inclúen RAM de bloque incorporada (EBR), RAM distribuída, memoria flash de usuario (UFM), bucles de bloqueo de fase (PLL), compatibilidade con E/S síncrona de fontes prediseñadas e soporte de configuración avanzada. incluíndo capacidade de arranque dual e versións reforzadas de funcións de uso común, como controlador SPI, controlador I2 C e temporizador/contador.Estas funcións permiten que estes dispositivos se utilicen en aplicacións do sistema e de consumo de gran volume e de baixo custo.Os dispositivos MachXO2 están deseñados nun proceso de baixa potencia non volátil de 65 nm.A arquitectura do dispositivo ten varias características, como E/S diferenciais programables de baixo swing e a capacidade de desactivar bancos de E/S, PLL en chip e osciladores de forma dinámica.Estas funcións axudan a xestionar o consumo de enerxía estática e dinámica, resultando en baixa potencia estática para todos os membros da familia.Os dispositivos MachXO2 están dispoñibles en dúas versións: dispositivos de ultra baixa potencia (ZE) e de alto rendemento (HC e HE).Os dispositivos de potencia ultra baixa ofrécense en tres graos de velocidade -1, -2 e -3, sendo -3 o máis rápido.Do mesmo xeito, os dispositivos de altas prestacións ofrécense en tres graos de velocidade: –4, –5 e –6, sendo o –6 o máis rápido.Os dispositivos HC teñen un regulador de tensión lineal interno que admite tensións de alimentación VCC externas de 3,3 V ou 2,5 V. Os dispositivos ZE e HE só aceptan 1,2 V como tensión de alimentación VCC externa.Con excepción da tensión de alimentación, os tres tipos de dispositivos (ZE, HC e HE) son funcionalmente compatibles e son compatibles entre si.Os PLD MachXO2 están dispoñibles nunha ampla gama de paquetes avanzados sen halóxenos que van desde o WLCSP de 2,5 mm x 2,5 mm para aforro de espazo ata o fpBGA de 23 mm x 23 mm.Os dispositivos MachXO2 admiten a migración de densidade dentro do mesmo paquete.A Táboa 1-1 mostra as densidades de LUT, os paquetes e as opcións de E/S, xunto con outros parámetros clave.A lóxica síncrona de orixe predeseñada implementada na familia de dispositivos MachXO2 admite unha ampla gama de estándares de interface, incluíndo LPDDR, DDR, DDR2 e engrenaxes 7:1 para E/S de pantalla.
Especificacións: | |
Atributo | Valor |
Categoría | Circuítos integrados (CI) |
Integrado - FPGAs (Field Programmable Gate Array) | |
Mfr | Lattice Semiconductor Corporation |
Serie | MachXO2 |
Paquete | Bandexa |
Estado da peza | Activo |
Número de LAB/CLB | 160 |
Número de elementos lóxicos/células | 1280 |
Total de bits de RAM | 65536 |
Número de E/S | 107 |
Tensión - Alimentación | 2,375 V ~ 3,465 V |
Tipo de montaxe | Montaxe en superficie |
Temperatura de operación | -40 °C ~ 100 °C (TJ) |
Paquete / Estuche | 144-LQFP |
Paquete de dispositivos do provedor | 144-TQFP (20 x 20) |
Número de produto base | LCMXO2-1200 |